资料
- 1 - 第1讲课件:数字芯片设计流程.pdf
- 2 - 第2讲课件:正确认识芯片验证.pdf
- 3 - 第3讲课件:手把手教你芯片开发Linux环境虚拟机安装.pdf
- 4 - 第4讲课件:上手操作一个简单的数字芯片验证过程.pdf
- 5 - 第4讲源码.tar
- 6 - 第5讲课件:数字芯片验证研发流程(上).pdf
- 7 - 第6讲课件:数字芯片验证研发流程(下).pdf
- 8 - 第7讲课件:芯片开发必备Linux和Vim知识点.pdf
- 9 - 第9讲课件:Verilog HDL设计module结构的认知.pdf
- 10 - 第10讲课件:Verilog HDL设计assign语句.pdf
- 11 - 第11讲课件:Verilog HDL设计assign语句实操.pdf
- 12 - 第12讲Verilog HDL设计always语句.pdf
- 13 - 第13讲源码.tar
- 14 - 第14讲课件:Verilog HDL建模方式.pdf
- 15 - 第15讲课件:Verilog HDL其他常见语法.pdf
- 16 - 第16讲课件:Verilog HDL代码风格.pdf
- 17 - 第17讲课件:高性能数字电路设计基础.pdf
- 18 - 第18讲课件:数字电路设计复位与毛刺消除.pdf
- 19 - 第19讲课件:数字电路设计状态机(上).pdf
- 20 - 第20讲源码-状态机.rar
- 21 - 第20讲课件:数字电路设计状态机(下).pdf
- 22 - 第21讲课件:数字电路设计时钟与时序.pdf
- 23 - 第22讲源码.zip
- 24 - 第22讲课件:数字电路设计异步时钟.pdf
- 25 - 第23讲课件:数字电路设计握手协议.pdf
- 26 - 第23讲源码.rar
- 27 - 第24讲课件:数字电路设计FIFO设计.pdf
- 28 - 第24讲源码.rar
- 29 - 第25讲课件:数字电路设计低功耗设计概述.pdf
- 30 - 第26讲课件:System Verilog数据类型(上).pdf
- 31 - 第27讲课件:System Verilog数据类型(下).pdf
- 32 - 第27讲源码.tar.gz
- 33 - 第28讲课件:System Verilog面向对象特性(上).pdf
- 34 - 第29讲课件:System Verilog面向对象特性(下) - 副本.pdf
- 35 - 第29讲源码.rar
- 36 - 第30讲课件:System Verilog的仿真调度机制.pdf
- 37 - 第31讲课件:System Verilog随机和约束.pdf
- 38 - 第32讲源码.tar
- 39 - 第32讲课件:System Verilog随机和约束 实操.pdf
- 40 - 第33讲课件:System Verilog的断言:SVA.pdf
- 41 - 第34讲课件:System Verilog的断言实操.pdf
- 42 - 第34讲源码.rar
- 43 - 第35讲课件:System Verilog的覆盖率.pdf
- 44 - 第36讲源码.tar
- 45 - 第36讲课件:System Verilog的覆盖率实操.pdf
- 46 - 第37讲课件:System Verilog的进程和通信(线程、信箱、旗语).pdf
- 47 - 第38讲课件:System Verilog的进程和通信——实操.pdf
- 48 - 第38讲源码.rar
- 49 - 第39-42讲课件.zip
- 50 - 第40-42讲源码.zip
- 51 - 第43讲源码.rar
- 52 - 第43讲课件:验证平台实例操作——class封装组件.pdf
- 53 - 第44讲课件:什么是UVM.pdf
- meta.json